Datasheets - 时钟产生与分配IC

小节: "时钟产生与分配IC"
搜索结果: 99 输出量: 1-20

视图: 清单 / 图片

  1. Datasheet Analog Devices LTC6957HMS-4#TRPBF
    低相位噪声、双输出缓冲器 / 驱动器 / 逻辑转换器
  2. 可编程VersaClock时钟发生器 5P35021是VersaClock可编程时钟发生器,专为低功耗,消费类和高性能PCI Express应用而设计。 5P35021器件采用三个PLL架构设计,每个PLL均可单独编程,并允许多达五个唯一的频率输出。 5P35021具有内置的独特功能,例如主动节电(PPS),性能功率平衡(PPB),降低过冲技术(ORT)和超低功耗DCO。内部OTP存储器允许用户在开机后无需编程即可将配置存储在设备中,然后通过I2C接口再次对5P35021进行编程。
  1. 具有片内匹配功能的超低功耗4输出Pcie时钟发生器 PI6CG33401是一款4输出极低功耗PCIe Gen1 / Gen2 / Gen3 / Gen4 / Gen 5时钟发生器。它使用25MHz晶体或CMOS参考作为输入,以产生具有片上端接的100MHz低功耗差分HCSL输出。片内端接可以节省16个外部电阻,并使布局更容易。提供了一个额外的缓冲基准输出,以用作其他电路的低噪声基准。 它使用Diodes专有的PLL设计来实现非常低的抖动,从而满足PCIe Gen1 / Gen2 / Gen3 ...
  2. 具有片内匹配功能的超低功耗4输出Pcie时钟发生器 PI6CG33401C是4输出极低功耗PCIe Gen1 / Gen2 / Gen3 / Gen4 / Gen 5时钟发生器。它使用25MHz晶体或CMOS参考作为输入,以产生具有片上端接的100MHz低功耗差分HCSL输出。片内端接可以节省16个外部电阻,并使布局更容易。提供了一个额外的缓冲基准输出,以用作其他电路的低噪声基准。 它使用Diodes专有的PLL设计来实现非常低的抖动,从而满足PCIe Gen1 / Gen2 / Gen3 ...
  3. PCI Express(pcie)时钟发生器 PI6CG33802C是一个8输出,低功耗PCIe Gen1 / Gen2 / Gen3 / Gen4 / Gen5时钟发生器。它使用25MHz的晶体 或CMOS参考作为输入,以产生具有片上端接的100MHz低功耗差分HCSL输出。片上端接可以节省32个外部电阻,并使布局更容易。提供了一个额外的缓冲基准输出,以用作其他电路的低噪声基准。 它使用Diodes专有的PLL设计来实现非常低的抖动,从而满足PCIe Gen1 / Gen2 / Gen3 ...
  4. 具有片内匹配功能的超低功耗4输出Pcie时钟发生器 PI6CG33402是一款四输出,非常低功耗的PCIe Gen1 / Gen2 / Gen3 / Gen4 / Gen5时钟发生器。它使用25MHz晶体或CMOS参考作为输入,以产生具有片上端接的100MHz低功耗差分HCSL输出。片内端接可以节省16个外部电阻,并使布局更容易。提供了一个额外的缓冲基准输出,以用作其他电路的低噪声基准。 它使用Diodes专有的PLL设计来实现非常低的抖动,从而满足PCIe Gen1 / Gen2 / ...
  5. 具有片内匹配功能的超低功耗6输出Pcie时钟发生器 PI6CG33602C是6输出超低功耗PCIe Gen1 / Gen2 / Gen3 / Gen4 / Gen5时钟发生器。它使用25MHz晶体或CMOS参考作为输入,以产生具有片上端接的100MHz低功耗差分HCSL输出。片内端接可以节省24个外部电阻,并使布局更容易。提供了一个额外的缓冲基准输出,以用作其他电路的低噪声基准。 它使用Diodes专有的PLL设计来实现非常低的抖动,从而满足PCIe Gen1 / Gen2 / Gen3 / ...
  6. 具有片内匹配功能的超低功耗2输出Pcie时钟发生器 PI6CG33202C是2输出,非常低功耗的PCIe Gen1 / Gen2 / Gen3 / Gen4 / Gen5时钟发生器。它使用25MHz晶体或CMOS参考作为输入,以产生具有片上端接的100MHz低功耗差分HCSL输出。片内端接可节省8个外部电阻,并使布局更容易。提供了一个额外的缓冲基准输出,以用作其他电路的低噪声基准。 它使用Diodes专有的PLL设计来实现非常低的抖动,从而满足PCIe Gen1 / Gen2 / Gen3 ...
  7. PCI Express(pcie)时钟发生器 PI6CG33801C是8输出超低功耗PCIe Gen1 / Gen2 / Gen3 / Gen4 / Gen 5时钟发生器。它使用25MHz晶体或CMOS参考作为输入,以产生具有片上端接的100MHz低功耗差分HCSL输出。片内端接可以节省32个外部电阻,并使布局更容易。提供了一个额外的缓冲基准输出,以用作其他电路的低噪声基准。 它使用Diodes专有的PLL设计来实现非常低的抖动,从而满足PCIe Gen1 / Gen2 / Gen3 / ...
  8. 具有片内匹配功能的超低功耗6输出Pcie时钟发生器 PI6CG33601C是6输出超低功耗PCIe Gen1 / Gen2 / Gen3 / Gen4 / Gen5时钟发生器。它使用25MHz晶体或CMOS参考作为输入,以产生具有片上端接的100MHz低功耗差分HCSL输出。片内端接可以节省24个外部电阻,并使布局更容易。提供了一个额外的缓冲基准输出,以用作其他电路的低噪声基准。 它使用Diodes专有的PLL设计来实现非常低的抖动,从而满足PCIe Gen1 / Gen2 / Gen3 / ...
  9. 具有片内匹配功能的超低功耗4输出Pcie时钟发生器 PI6CG33402C是一款四输出,超低功耗PCIe Gen1 / Gen2 / Gen3 / Gen4 / Gen5时钟发生器。它使用25MHz晶体或CMOS参考作为输入,以产生具有片上端接的100MHz低功耗差分HCSL输出。片内端接可以节省16个外部电阻,并使布局更容易。提供了一个额外的缓冲基准输出,以用作其他电路的低噪声基准。 它使用Diodes专有的PLL设计来实现非常低的抖动,从而满足PCIe Gen1 / Gen2 / ...
  10. 具有片内匹配功能的超低功耗2输出Pcie时钟发生器 PI6CG33201C是2输出,非常低功耗的PCIe Gen1 / Gen2 / Gen3 / Gen4 / Gen5时钟发生器。它使用25MHz晶体或CMOS参考作为输入,以产生具有片上端接的100MHz低功耗差分HCSL输出。片内端接可节省8个外部电阻,并使布局更容易。提供了一个额外的缓冲基准输出,以用作其他电路的低噪声基准。 它使用Diodes专有的PLL设计来实现非常低的抖动,从而满足PCIe Gen1 / Gen2 / Gen3 ...
  11. MicroClock可编程时钟发生器 5L2503 MicroClock是可编程时钟发生器,适用于低功耗,消费类,可穿戴和智能设备。 5L2503器件是3 PLL架构设计。每个PLL均可以单独编程,从而允许多达3个独特的频率输出。 5L2503具有内置的独特功能,例如主动节能(PPS),可提供更好的系统级电源管理。 ...
  12. 具有嵌入式晶体的MicroClock可编程时钟发生器 5X2503 MicroClock是一款可编程时钟发生器,适用于低功耗,消费类,可穿戴和智能设备。 5X2503器件是3 PLL架构设计,带有嵌入式26MHz晶体。每个PLL均可以单独编程,从而允许多达3个独特的频率输出。 5X2503具有内置的独特功能,例如主动节能(PPS),可提供更好的系统级电源管理。 ...
  13. MicroClock可编程时钟发生器 5L1503是一系列小型可编程时钟发生器,旨在用于低功耗,消费类,电池供电的应用,可穿戴和智能设备。 该器件采用1 PLL + DCO架构设计,带有外部基本晶体或时钟输入。该设备最多允许3个独特的频率输出。 5L1503具有内置的独特功能,例如主动节能(PPS)和超低功耗DCO,以支持系统日期/时间保持时钟为32.768kHz。动态频率控制(DFC)支持通过具有受控频率变化的外部请求在四个不同PLL频率之间动态切换,从而减少了频率过冲和下冲(ORT)。 ...
  14. 具有嵌入式晶体的MicroClock可编程时钟发生器 5X1503是一系列小型可编程时钟发生器,旨在用于低功耗,消费类,电池供电的应用,可穿戴和智能设备。 该器件是具有一个嵌入式晶体的1 PLL + DCO架构设计。该器件是OTP可编程的,允许多达3个独特的频率输出。 ...
  15. 低抖动,基于DDS的时钟发生器和合成器
  16. 1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,八个输出
  17. 1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,五个输出
  18. 1.2 GHz时钟分配IC,两个1.6 GHz输入,分频器,延迟调整,五个输出