Datasheets - 数字信号处理器和控制器(DSP,DSC)

小节: "数字信号处理器和控制器(DSP,DSC)"
搜索结果: 1,871 输出量: 1-20

视图: 清单 / 图片

  1. Процессор TigerSHARC с тактовой частотой 300 МГц и внутренней памятью SRAM объемом 6 Мбит
  2. Процессор TigerSHARC с тактовой частотой 300 МГц и внутренней памятью SRAM объемом 6 Мбит
  3. Процессор TigerSHARC с тактовой частотой 300 МГц и внутренней памятью SRAM объемом 6 Мбит
  4. Процессор TigerSHARC с тактовой частотой 300 МГц и внутренней памятью SRAM объемом 6 Мбит
  1. Процессор TigerSHARC с тактовой частотой 300 МГц и внутренней памятью SRAM объемом 6 Мбит
  2. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...
  3. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...
  4. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...
  5. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...
  6. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...
  7. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...
  8. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...
  9. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...
  10. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...
  11. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...
  12. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...
  13. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...
  14. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...
  15. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...
  16. 双核,高性能 设计高端嵌入式控制应用程序的系统开发人员可以从单个芯片中具有两个dsPIC DSC内核的新型数字信号控制器(DSC)中受益。 dsPIC33CH具有一个设计为主机的内核,而另一个则设计为从机。从属内核对于在主内核忙于运行针对最终应用定制的用户界面,系统监视和通信功能时执行专用的,对时间要求严格的控制代码很有用。 dsPIC33CH旨在通过独立的设计团队促进每个内核的独立代码开发,并在将它们集成到一个芯片中时实现无缝集成。 ...